您的位置 首页 芯片行情

在有限的时间内打造高质量的FPGA项目

在有限的时间内打造高质量的FPGA项目-本文重点讨论工程师如何在限制质量问题的同时加速FPGA设计,从而缩短产品上市时间。这样,他们可以为客户提供更好的交付时间,从而在竞争中获得优势。

在一个研发项目进行的过程中,需求可能会变化,进度要求可能会改变,成本可能会溢出。每个项目都存在许多技术和运营挑战,但没有什么比FPGA硬件开发更危及项目或给工程师带来更大的压力。将一种电子产品推向市场会面临多种困难。当被要求引出多个IO,加上与FPGA设计相关的闪电般的信号速度,公司面临着超出项目进度的风险,这可能会严重影响产品的上市时间。

设计循环——包括原理图、布局、制作和验证——很少一次成功,因为在实现完整的功能性的解决方案之前通常需要多次迭代。因为每次迭代可能需要数周的时间,并需要生产新的电路板,成本可能从几千元到几万元不等,所以产品上市或交付给客户的进度时常无法按计划进行。因此,考虑到工程师面临的加速设计和产品开发的压力,以及产品面临的激烈的市场竞争,以下问题自然而然地被提出:

1.研发团队是否有足够的时间自行设计FPGA整板?

2.如果设计没有按计划进行,出现质量问题,项目时间被延长、超过预算怎么办?

3.企业如何构思FPGA设计和开发功能原型,以便更快地交付给客户,从而缩短上市时间?

本文重点讨论工程师如何在限制质量问题的同时加速FPGA设计,从而缩短产品上市时间。这样,他们可以为客户提供更好的交付时间,从而在竞争中获得优势。

FPGA设计的两种方案

在做带有FPGA的硬件设计时,工程师通常会考虑两种常见的方案——设计自己的FPGA板或从第三方供应商购买现成的FPGA板。

设计FPGA板需要非常小心,以保持芯片电信号的完整性和可靠性。因此,即使公司雇佣了最好的工程师,部署了重要的资源,应用了经过验证的流程和工作流,并使用了推荐的工具,仍然需要大量的时间和(经常)多次迭代来改进布局布线并获得更好的信号。

http://news.vvfanli.com/wp-content/uploads/2022/03/20220309061316-6228457c9de95.png

根据系统的复杂度和迭代的次数,得到一个通过验证的设计所需的时间可能需要6到24个月,这可能会严重影响产品上市的时间。因此,每一个新的设计都涉及到质量问题和超出项目进度的风险。尽管如此,设计自己的FPGA板给了公司在零部件、接口和机械设计的选择上的灵活性。设计自己的FPGA板并自行生产组装的单位成本低于从供应商购买的现成的FPGA板,如果选择后者,设计团队可以依赖供应商的技术支持、故障排除和长期可用性。

即便面临更大的设计风险,为什么有些工程师倾向于设计自己的FPGA板而不是从供应商购买现成的FPGA板呢?主要原因是在市场上无法找到一个完全符合自己需求的成品。

http://news.vvfanli.com/wp-content/uploads/2022/03/20220309061317-6228457d96c5f.png

第三种方案

在设计自己的FPGA板和购买现成的FPGA板之间,可以考虑FPGA核心板(SoM,系统级模块),它具有成熟的、经过验证的硬件设计和所有主要组件——包括FPGA、Flash、DRAM等。核心板可以让用户更容易、更快速和更便宜地开发。从某个角度来看,核心板是敏捷的解决方案,极大地简化了原本复杂的设计。

http://news.vvfanli.com/wp-content/uploads/2022/03/20220309061318-6228457e4a2bf.png

为什么越来越多的用户选择FPGA核心板?

因为基于FPGA核心板设计底板比设计FPGA整板简单,所以开发时间被显著缩短、延期交付和超出预算的风险被最小化。此外,FPGA核心板都经过验证,可现货供应和大量生产,降低了质量方面的风险。

核心板这种解决方案可以使用户在几周而不是几个月的时间内将复杂的新产品从原理图转化为原型,从而节省了宝贵的开发时间,可以将这些时间投入到增强设计特性和功能性上。

此外,在使用核心板时,工程师变得更加敏捷,因为他们能够灵活地响应和适应变化并反馈,并能够在控制风险的同时利用优势。

因为工程师仍然需要设计一个与核心板搭配使用的底板,所以他们能够选择和控制他们想要的接口、零部件、机械设计、封装。

简而言之,核心板兼具自行设计FPGA板和使用第三方成品的优势。

免责声明:文章内容不代表本站立场,本站不对其内容的真实性、完整性、准确性给予任何担保、暗示和承诺,仅供读者参考,文章版权归原作者所有。如本文内容影响到您的合法权益(内容、图片等),请及时联系本站,我们会及时删除处理。

作者: 厂商供稿

为您推荐

如何使用GPU编程优化模型/代码

  使用 Python 和 NumPy 库开发的 HIM 模型在 hackathon 开始时没有并行或 GPU 计算。在活动期间, THINKLAB 团队使用 CuPy 为了使他们的代码在 GPU 上并行运行,然后重点将用户定义的 CUDA 内核应用于参数。结果是 672 倍加速,计算时间从 2 周缩短到大约 30 分钟。\” />

<meta http-equiv=X-UA-Compatible content=\"IE=edge,chrome=1

NVIDIA驱动程序支持OpenCL和Vulkan进行互操作

  OpenCL 和 Vulkan 之间的互操作在移动和桌面平台上都有很强的需求。 NVIDIA 与 Khronos OpenCL 工作组密切合作,发布了一套临时跨供应商的 KHR 扩展。这些扩展使应用程序能够在 OpenCL 和 Vulkan 等 API 之间高效地共享数据,与使用隐式资源的前一代互操作 API 相比,灵活性显著提高。\” />

<meta http-equiv=X-UA-Compatible content=\"IE=edge,chrome=1

准备去元宇宙过第二人生?小心别被骗了

准备去元宇宙过第二人生?小心别被骗了   电子发烧友网报道(文/黄山明)随着元宇宙在近期的大火,相信大家对于这一技术已不陌生。但元宇宙因为其特性,也需要建立合适的网络安全防护措施,来应对这项技术带来的独特挑战。并且在元宇宙想要得以持续,需要用去中心化的平权式共享机制与共治机制来作为保障,既要做大“蛋糕”,也要分好“蛋糕”。但问题在于,去中心化的元宇宙,在安全问题上也将面临更大的挑战。     先简单解释一下元\” />

<meta http-equiv=X-UA-Compatible content=\"IE=edge,chrome=1

代工巨头再次换帅,中芯国际高管频频离职,业绩喜人之下原因为何?

电子发烧友网(文/黄山明)3月17日,中芯国际发出公告,公司代理董事长高永岗博士,获委任为中芯国际董事长,自2022年3月17日生效。而在半年前辞去中芯国际董事长职位的“芯片泰斗”周子学最终以身体原因为由,辞去了执行董事一职。   对于这一次的交接,有业内人士称这是一次完美的交接,对中芯国际乃至中国半导体产业都有着重要的影响。不过另一方面,自周子学辞任中芯国际董事长之后,其股价便一路走低,从半年前的21.1港元降至如今的\” />

<meta http-equiv=X-UA-Compatible content=\"IE=edge,chrome=1

电子测量仪器企业普源精电上市!年营收超3亿,募资7.6亿加速自研芯片项目

电子发烧友网报道(文/莫婷婷)4月8日,普源精电在科创板上市,发行价格60.88元/股,公开发行股份约3032.74万股,占公司发行后总股本的比例为25%。该股上市当日开盘即破发,截至今日收盘,普源精电报39.78元,跌幅34.66%,总市值48.26亿元。   图源:东方财富   在上市之前,普源精电在招股书的风险因素中提到,“公司无法保证未来几年内实现盈利,公司上市后亦可能面临退市的风险”。2020年、2021年上半年,普源精电分别亏损2716.6万元、2036.48万元,连\” />

<meta http-equiv=X-UA-Compatible content=\"IE=edge,chrome=1

发表评论

您的电子邮箱地址不会被公开。 必填项已用*标注

返回顶部